哈尔滨理工大学计算机学院硬件描述语言2023考研复试大纲已经发布,复试大纲包含了考试范围、考试要求、考试形式、试卷结构等重要信息,对考生具有重大的参考意义。高顿考研为大家整理了哈尔滨理工大学计算机学院硬件描述语言2023考研复试大纲的详细内容,供大家参考!
硬件描述语言
一、试卷满分及考试时间
试卷满分为100分,考试时间为120分钟。
二、答题方式
答题方式为闭卷、笔试。
三、试卷内容结构
1.Verilog的基本语法和语句
2.设计流程、不同层次建模的应用场合、验证、综合的概念及意义
3.采用适当语句对电路进行门级、数据流级、行为级建模并验证
四、试卷题型结构
1.填空题10空,每空2分,共20分
2.简述题4小题,每题5分,共20分
3.编程题5小题,共60分.
考试内容:
一、设计方法学
1.自顶向下(Top_Down)设计的基本概念
2.采用硬件描述语言的设计流程
二、Verilog HDL基本语法
1.Verilog HDL语法要素,包括标识符、格式、编译指令、数值表示、数据类型、参数定义等
2.Verilog HDL表达式构成,包括操作符、操作数、表达式构成等
三、Verilog HDL门级建模
1.Verilog HDL门级原语使用
2.使用可综合原语对电路进行门级建模
四、Verilog的层次化建模方法
1.层次化建模方法,层次化命名
2.实例化语句,顺序端口连接、命名端口连接
五、Verilog HDL数据流建模
1.连续性赋值语句(assign)
2.使用assign语句对组合逻辑电路建模
六、Verilog HDL行为级建模
1.行为级描述语句,包括过程语句、时序控制、块语句、任务和函数、阻塞与非阻塞、条件分支语句。
2.使用Verilog HDL对并行加法器、乘法器、计数器等简单组合逻辑电路进行行为级建模
七、验证
1.采用激励、响应的验证方法。
2.编写testbench对待测设计进行验证。
八、综合
1.综合的概念及意义
2.可综合编码风格
考试要求:
1.掌握采用Verilog HDL的设计流程
2.掌握Verilog基本语法
3.掌握门级建模方法
4.掌握层次化命名及实例化方法
5.掌握使用assign语句进行电路建模
6.掌握使用行为语句进行电路建模
7.掌握使用测试平台对待测设计进行验证
8.掌握综合的基本概念及电路在不同设计阶段的表现形式
9.掌握可综合编码风格
文章来源:哈尔滨理工大学研究生院官网


展开全文