华北电力大学(保定)524电子系统设计2023考研复试大纲已经发布,包含了考试范围、考试要求、考试形式、试卷结构等重要信息,对考生具有重大的参考意义。高顿考研为大家整理了华北电力大学(保定)524电子系统设计2023考研复试大纲的详细内容,供大家参考!
《524电子系统设计》
一、考试范围:
1、电子系统设计基本概念
(1)电子系统设计的概念
(2)电子系统设计的方法
(3)EDA设计流程
(4)可编程逻辑器件PLD
(5)片上系统设计的关键问题
(6)EDA工具的概念及作用
(7)硬件描述语言的概念及特点
2、数字系统设计
(1)数字系统的概念
(2)数字系统的组成
(3)基本数字系统功能设计与分析
(4)VHDL/Verilog HDL语言实现基本数字系统的逻辑描述
3、模拟系统设计
(1)模拟系统设计特点及方法
(2)基本集成运算放大器模拟系统设计与分析
4、电子系统的实现
(1)元器件的选择
(2)PCB的布局、布线的基本要求
(3)电子系统的功能测试
(4)电子系统的动态调试
二、考查重点:
1、电子系统设计的基本概念
(1)电子系统设计概念
电子系统的定义、现代电子设计的基本特征、电子设计的内容、电子系统的类型;
(2)电子系统设计方法
自底向上设计方法、自顶向下设计方法、数模混合电子系统和模拟电子系统设计方法、电子系统自动化设计方法;
(3)EDA设计流程
设计输入的方法及特点、设计综合的定义及分类、设计仿真的作用;
(4)可编程逻辑器件
PLD的定义、PLD的分类、PLD的编程工艺、不同编程工艺实现编程的技术机理及各自特点、CPLD/FPGA的基本结构和工作原理;
(5)片上系统设计中的关键问题
多目标协调统一、软硬件协调设计、IP核复用、片内通信、系统软硬件协同测试与验证。
2、数字系统设计
(1)数字系统的基本组成
数字系统的组成部分及各自完成的功能;
(2)基本数字系统功能设计与分析
基于逻辑门电路、74138、74151等逻辑器件实现编码器、译码器、数据选择器、数据比较器、算数逻辑电路等组合逻辑电路设计与分析;
基于D触发器、74161/74163等逻辑器件实现计数器、有限状态机等时序逻辑电路设计与分析。
(3)VHDL/Verilog HDL语言实现基本数字系统设计
能够用VHDL/Vrilog HDL中的其中一种硬件描述语言完成基本逻辑门电路、编码器、译码器、数据选择器、数据比较器、算数逻辑电路、基本触发器、计数器、有限状态机等逻辑电路的逻辑描述。
3、模拟系统设计
(1)模拟电子系统设计的特点
(2)集成运放的重要参数
增益带宽积、摆率、共模抑制比、最大差模/共模输入电压;
(3)理想集成运放的特点及工作方式
理想运放的开环增益、输入电阻、输出电阻的特点;虚短、虚断的原理;
(4)基于集成运放的放大电路设计与分析
运算放大电路、数据放大器、跨导型放大器、隔离放大器等原理及分析;
(5)运算放大器的非线性应用
基于集成运算放大器的单门限电压比较器、迟滞比较器、方波信号产生电路、三角波信号产生电路等非线性应用电路的分析计算。
4、电子系统的实现
(1)印刷电路板的设计
干扰发生的机理及消除方法、电路板的布局、布线的原则;
(2)硬件基本功能检测
静态检查、数字/模拟系统的功能检测、单片机系统的功能检测;
(3)软件抗干扰措施
数字滤波的分类及实现方法、设置自检程序、软件冗余、设计监视定时器、设计软件陷阱、利用复位指令。
三、是否需携带计算器(是或否):否
文章来源:华北电力大学(保定)研究生院官网

展开全文