下面是高顿小编整理的有关2024计算机考研组成原理第三章名词解释的详细信息,一起来看看吧!希望能对大家有一定帮助作用。
第三章 存储系统
(2001年)1.DRAM:动态随机访问存储器,利用电容电荷存储信息。
(2001年)2.逻辑地址:程序员编程所用的地址以及CPU通过指令访问主存时所产生的地址。
(2001年)3.随机存取方式:可按地址访问存储器任一编址单元,其访问时间相同且与地址无关。
4.RAM:随机访问存储器,能够快速方便的访问地址中的内容,访问的速度与存储位置无关。
5.ROM:只读存储器,一种只能读取数据不能写入数据的存储器。
6.SRAM:静态随机访问存储器,采用双稳态电路存储信息。
7.EDO DRAM:增强数据输出动态随机访问存储,采用快速页面访问模式并增加了一个数据锁存器以提高数据传输速率。
8.PROM:可编程的ROM,可以被用户编程一次。
9.EPROM:可擦写可编程的ROM,可以被用户编程多次。靠紫外线激发浮置栅上的电荷以达到擦除的目的。
10.EEPROM:电可擦写可编程的ROM,能够用电子的方法擦除其中的内容。
11.SDRAM:同步型动态随机访问存储器,在系统时钟控制下进行数据的读写。
12.快闪存储器:一种非挥发性存储器,与EEPROM类似,能够用电子的方法擦除其中的内容。
13.相联存储器:一种按内容访问的存储器,每个存储单元有匹配电路,可用于是cache中查找数据。
14.多体交叉存储器:由多个相互独立、容量相同的存储体构成的存储器,每个存储体独立工作,读写操作重叠进行。
15.访存局部性:CPU的一种存取特性,对存储空间的90%的访问局限于存储空间的10%的区域中,而另外10%的访问则分布在90%的区域中。
16.直接映象:cache的一种地址映象方式,一个主存块只能映象到cache中的唯一一个指定块。
17.全相联映象:cache的一种地址映象方式,一个主存块可映象到任何cache块。
18.组相联映象:cache的一种地址映象方式,将存储空间分成若干组,各组之间用直接映象,组内各块之间用全相联映象。
19.全写法(写直达法):cache命中时的一种更新策略,写操作时将数据既写入cache又写入主存,但块变更时不需要将调出的块写回主存。
20.写回法:cache命中时的一种更新策略,写cache时不写主存,而当cache数据被替换出去时才写回主存。
21.按写分配:cache不命中时的一种更新策略,写操作时把对应的数据块从主存调入cache。
22.不按写分配:cache不命中时的一种更新策略,写操作时该地址的数据块不从主存调入cache。
一般写回法采用按写分配法,写直达法则采用不按写分配法。
23.虚拟存储器:为了扩大容量,把辅存当作主存使用,所需要的程序和数据由辅助的软件和硬件自动地调入主存,对用户来说,好像机器有一个容量很大的内存,这个扩大了的存储空间称为虚拟存储器
24.层次化存储体系:把各种不同存储容量、不同访问速度、不同成本的存储器件按层次构成多层的存储器,并通过软硬件的管理将其组成统一的整体,使所存储的程序和数据按层次分布在各种存储器件中。
25.访问时间:从启动访问存储器操作到操作完成的时间。
26.访问周期时间:从一次访问存储的操作到操作完成后可启动下一次操作的时间。
27.带宽:存储器在连续访问时的数据吞吐率。
28.段式管理:一种虚拟存储器的管理方式,把虚拟存储空间分成段,段的长度可以任意设定,并可以放大或缩小。
29.页式管理:一种虚拟存储器的管理方式,把虚拟存储空间和实际存储空间等分成固定容量的页,需要时装入内存,各页可装入主存中不同的实际页面位置。
30.段页式管理:一种虚拟存储器的管理方式,将存储空间逻辑模块分成段,每段又分成若干页。
31.固件:固化在硬件中的固定不变的常用软件。
32.逻辑地址:程序员编程所用的地址以及CPU通过指令访问主存时所产生的地址。
33.物理地址:实际的主存储器的地址称为“真实地址”。
本文内容整理于网络,仅供参考。
以上就是【2024计算机考研组成原理第三章名词解释整理!】的全部内容,如果你想要学习更多考研方面的知识,欢迎大家前往高顿考研考试频道!
小编为2024考研的小伙伴们准备了有关工学考研的学习资料,点击下方蓝色图片即可领取哦~